Argomenti
Definizione dei livelli logici. Caratteristiche di un inverter ideale. Inverter reale: caratteristica di trasferimento, fan in, fan out, margini di rumore, dissipazione di potenza. Definizione dei tempi di salita e di discesa, tempi di propagazione.
Logica CMOS: Inverter CMOS Calcolo della caratteristica di trasferimento. Zone di funzionamento dei pMOS e degli nMOS in un inverter. Inverter compensato. Margini di rumore. Calcolo dei tempi di propagazione di un inverter CMOS. Porte logiche. Sintesi della rete di pull up e di pull down di una porta logica complessa. Dimensionamento dei transistori nelle porte logiche complesse. Transistori di passo e porte di trasmissione nella realizzazione di funzioni logiche.
Realizzazione di decoder, demultiplexer, multiplexer e encoder. Memorie di sola lettura (ROM). Realizzazione a diodi, a BJT multiemettitore, a nMOSFET. Indirizzamento bidimensionale. Logica programmabile PROM, PAL, PLA, Flash EEPROM. Latch, latch bistabile, Flip-Flop SR sincrono e asincrono. Flip-Flop D. Timer 555: realizzazione di multivibratori monostabile e astabile. Multivibratori astabili e monostabili realizzati con porte logiche. Memorie ad accesso casuale (RAM). Memorie statiche e dinamiche.
[Piano di studio: Millman, sezioni 6.4, 6.8, 6.9, appunti dalle lezioni sulla famiglia CMOS. Le lezioni sulla famiglia CMOS sono tratte dal Sedra-Smith, sezioni 13.1.2, 13.2 , 13.3, 13.5, sezioni 7.6, 7.7, 7.8, 7.9, 7.10, 7.12, 7.13, 7.14, 7.15, 8.1, 8.2, 8.3, 15.6, 15.12, 9.4, 9.5]